JESD204B Entry design Platform [ACADEMINO & AD-FMCDAQ2 ]
●JED204B エントリー・デザインプラットフォームキットは、GSPSクラスのデータ
コンバータシステムを可能にする高速インタフェース技術JESD204Bのエントリー
用プラットフォームです。JESD204B 開発入門にご利用ください。
●アナログ・デバイセズ社AD-FMCDAQ2-EBZと、XILINX社 Artix-7 FPGA搭載
ACADEMINOボードセットとしており、当社開発のリファレンスデザインを
提供いたします。
●JESD204Bの開発初期のスタートアップをより早く開始することができます。
●JESD204Bアナログ信号は、MATLABを使うことで信号解析することができます。
以下はMATLABを使用したイメージです。20MHzのサイン波をPCIEXPRESS転送。
MATLABで読み込み、波形表示【上】と、FFT【下】を行ってみました。
☆FFTの結果について
8192pointのFFTを実施しています。
横軸 2の位置に20MHzの成分が出ています。
MATLAB Signal Processing Toolbox
左上:取得したデータ
左下:窓関数(hanning窓関数)
右下:取得したデータに窓関数をかけた結果
右上:右下のデータに対してFFTを実行した結果
【開発キットの特徴]
●ACADEMINOはPCIEXPRESS GEN2対応 Artix-7 200T-3搭載のPROモデル使用します。
●AD-FMCDAQ2-EBZは、 1GSPS,14bit AD9680と、2.8GSPS,16bit AD9144が搭載。
JESD204Bで必要 になるクロックもAD9523-1が生成することができるFMCボードです。
●ADとDA制御リファレンスデザインと、VIVADOロジックアナライザを組み合わせたデバッグ
デザインを利用できるため、早期にデバッグ手法を理解することができます。
▲DDR3メモリに蓄積した高速サンプリングデータをPCI EXPRESS転送→ホスト側で信号解析
を行うこともできます。(DMA_IP OPTIONが必要)
【開発キットの構成】
・ACADEMINO-PRO 1式
・AD-FMCDAQ2-EBZ 1式
・付属品 1式
・リファレンスデザイン 1式
XILINX VIVADOにて以下のデバイスを制御するデザインを提供します。
【ADC】AD9680:14ビット、1GSPS、デュアル
【DAC】AD9144: 16ビット、2.8GSPS、クアッド
【CLK】AD9523-1:JESD204B向けクロックシンセサイザー
[注記]
評価にはJESD204B IPコアが必要です。
AD-FMCDAQ2の制御は当社仕様です。すべての性能を保障しません。カスタムは可能です。
PCIEXPREEはオプションです。別途IPコアが必要です。
性能改善のため、仕様は予告なく変更されることがあります。
MATLABの利用にはMATLABが必要です。MATLABは、Mathworks,Inc.の登録商標です。
有償トレーニング、サポート、技術コンサルティングも行っています。
JESD204B開発相談もお受けいたします。詳細は、info@までお問い合わせください。
Copyright©2015 Gigafirm Co.,Ltd. All Rights Reserved